"Automatic VHDL Code Generation for Fuzzy Logic Systems",K. Mabasa,
Mohamed Akil, Thierry Grandpierre, B.J. Van Wyk, and M.A. Van Wyk, African
Journal of Science and Technology. (To appear 2008)
"Load Balancing and Static Placement/Scheduling Heuristic on Distributed
Heterogeneous Architecture", R. Saouli, M. Akil, T. Grandpierre,International
Review on Computers and Software, May 2007
"FPGA-based architecture for hardware compression/decompression of wide
format images",M. Akil, L. Perroton, T. Grandpierre,
Journal of Real-Time Image Processing. 1 (2). 2006. pp. 163
"A methodology to implement real-time applications on reconfigurable circuits",
L.Kaouane, M.Akil, T. Grandpierre, Y.Sorel, numéro spécial :
Engineering of Configurable Systems of the Journal of Supercomputing, Kluwer
Academic Publisher, vol. 30. 2004. pp. 283-301
Articles de conférences
"A real-time parallel architecture for human face detection based on the
Algorithm Architecture Adequation approach",D. IVAN, T. Grandpierre,M. Akil,
H. Ghorayeb, G. Satoshi, I. Takeshi,20th Workshop on Circuits and Systems in
Karuizawa, Nagano, Japan, pp.253-258, April 2007.
A rapid prototyping methodology to implement and optimize image
processing algorithms for FPGAs",M. Akil, P. Niang, T. Grandpierre, Proc. SPIE Vol. 6063, 60630H (Feb. 15, 2006)
"AAA and SynDEx-Ic: A Methodology and a Software Framework for the
Implementation of Real-Time Applications onto Reconfigurable Circuits",
P. Niang, T. Grandpierre, M. Akil, Y. Sorel, in Field Programmable Logic and Application, 14th International Conference , FPL 2004, Leuven, Belgium,Proceedings. Lecture Notes in Computer Science 3203 Springer 2004, ISBN 3-540-22989-2
"Automatic Generation of VHDL Code for SynDEx V6 Software", R. Vodisek,
M. Akil, S. Gailhard, A. Zemva,ERK'2001, 22 - 27 Septembre 2001 Portoroz,
Slovenia.
KAOUANE Linda, Thèse de doctorat "Formalisation et optimisation
d'applications s'executant sur architectures reconfigurables", H. Mehrez :
Rapporteur, e. Sanchez : Rapporteur, JM. Delosme : Rapporteur, M. Crochemore
: Examinateur, T. Grandpierre : Examinateur, M. Akil : Directeur de thèse,
Y. Sorel : Co-directeur de thèse, le 17 Décembre 2004 Université de Marne la
Vallée, France.
DIAS Ailton Fernando, Thèse de doctorat en Informatique "Contribution à
l'implantation optimisée d'algorithmes bas niveau de traitement du signal et
des images sur des architectures mono-FPGA à l'aide d'une méthodologie
d'Adéquation Algorithme Architecture", D. Etiemble : Président, E. Martin :
Rapporteur, M. Akil : Examinateur, Y. Sorel : Examinateur, M. Israel :
Examinateur, C. Lavarenne : Examinateur, le 12 Juillet 2000 Université Paris
XI.
Rapports internes
rapport projet I4 - 2000-2001 : "Implantation optimisée
d'algorithmes factorisés sur architectures reconfigurables"
rapport d'avancement de thèse 2002
de Linda Kaouane